邏輯協(xié)議分析儀
如果您對該產(chǎn)品感興趣的話,可以
產(chǎn)品名稱: 邏輯協(xié)議分析儀
產(chǎn)品型號: TLA7SA00
產(chǎn)品展商: 泰克Tektronix
產(chǎn)品文檔: 無相關(guān)文檔
簡單介紹
TLA7SA00系列邏輯協(xié)議分析儀模塊為PCI Express驗(yàn)證提供**途徑,涵蓋從物理層到事務(wù)層的所有協(xié)議層。功能豐富的軟件改善了信息密度,使用**的事務(wù)和摘要****窗口來顯示統(tǒng)計(jì)摘要和協(xié)議分析。硬件功能包括硬件加速、OpenEYE、ScopePHY 和 FastSYNC 使數(shù)據(jù)訪問更快,幫助縮短測試系統(tǒng)中建立信心所需的時(shí)間。強(qiáng)大的觸發(fā)和過濾功能能讓您快速關(guān)注感興趣的數(shù)據(jù)。
邏輯協(xié)議分析儀
的詳細(xì)介紹
型號屬于 適用于 PCI Express 的 TLA7SA00 邏輯協(xié)議分析儀 系列:
型號 |
差分輸入 |
記錄長度 |
報(bào)價(jià) |
在線訂購或獲取報(bào)價(jià) |
TLA7SA08 |
8 |
每路差分輸入 160M 符號;4 GB 物理內(nèi)存 |
聯(lián)系我們 |
配置并報(bào)價(jià) |
TLA7SA16 |
16 |
每路差分輸入 160M 符號;8 GB 物理內(nèi)存(對于 x16 配置為 16 GB 物理內(nèi)存) |
聯(lián)系我們 |
配置并報(bào)價(jià) |
功能
|
優(yōu)勢
|
OpenEYE 均衡 |
OpenEYE 技術(shù)帶有自動調(diào)節(jié)均衡電路,可讓您在總線任何位置進(jìn)行探測 |
ScopePHY 探測 |
直接將任何信號傳輸至高帶寬示波器,很快讓您放心設(shè)置已經(jīng)正確、PCI 信號滿足探頭輸入要求 |
FastSYNC |
有保障的再同步時(shí)間 <12 FTS1 (PCIe2) 或 <4 FTS2 (PCIe3),不管**電源狀態(tài)管理性能的電氣空閑時(shí)間如何 |
數(shù)據(jù)存儲和硬件加速搜索 |
不論記錄長度有多長,在任何碼型上數(shù)秒即可獲取數(shù)據(jù)和執(zhí)行搜索 |
**的觸發(fā)系統(tǒng) |
快速建立觸發(fā)定義,在鏈路上出現(xiàn)的*難檢 PCIe 事件上觸發(fā) |
**的數(shù)據(jù)視圖 |
從協(xié)議層到物理層,以****的方式洞察數(shù)據(jù)
- 事務(wù)窗口根據(jù)協(xié)議元素(事務(wù)、數(shù)據(jù)包、字段、有序集合)的行為觀察和分析鏈路
- 獨(dú)特的鳥瞰視圖集成到事務(wù)窗口內(nèi),實(shí)現(xiàn)對系統(tǒng)問題的**可視化
- 摘要****窗口提供所有 PCIe 協(xié)議元素的數(shù)據(jù)豐富、基于統(tǒng)計(jì)的視圖
- 獨(dú)特的列表窗口顯示數(shù)據(jù)包詳情以及每路符號解碼,深入揭示物理層細(xì)節(jié)
|
多總線相關(guān) |
通過邏輯分析儀的原有功能,實(shí)現(xiàn)多個(gè)總線(DDR、PCIe、QPI,等等)以及其他系統(tǒng)級活動的完整系統(tǒng)級可視化 |
協(xié)議分析儀
產(chǎn)品技術(shù)資料 |
探頭 |
說明 |
在線訂購或獲取報(bào)價(jià) |
|
P67SA01S |
PCIE3 串行,2 個(gè)差分輸入,x1,槽式內(nèi)插器探頭 |
配置并報(bào)價(jià) |
|
P67SA01SD |
PCIE3 串行,1 個(gè)差分輸入,焊接探頭 |
配置并報(bào)價(jià) |
|
P67SA04S |
PCIE3 串行,8 個(gè)差分輸入,x4,槽式內(nèi)插器探頭 |
配置并報(bào)價(jià) |
|
P67SA08 |
PCIE3 串行,8 個(gè)差分輸入,x4,Midbus 探頭 |
配置并報(bào)價(jià) |
|
P67SA08G2 |
PCIe 串行,8 個(gè)差分輸入,X4,Midbus 探頭用于 TLA7SAxx 模塊連接到 PCIe2 Midbus 封裝 |
配置并報(bào)價(jià) |
|
P67SA08S |
PCIE3 串行,16 個(gè)差分輸入,x8,槽式內(nèi)插器探頭 |
配置并報(bào)價(jià) |
|
P67SA16 |
PCIE3 串行,16 個(gè)差分輸入,x8,Midbus 探頭 |
配置并報(bào)價(jià) |
|
P67SA16G2 |
PCIE 串行,16 個(gè)差分輸入,X8,MIDBUS 探頭用于 TLA7SAXX 模塊連接到 PCIE2 MIDBUS 封裝 |
配置并報(bào)價(jià) |
|
P67SA16S |
PCIE3 串行,32 個(gè)差分輸入,x16,槽式內(nèi)插器探頭 |
配置并報(bào)價(jià) |
標(biāo)題 |
PCI Express 3.0流量控制:概述
PCI Express 3.0流量控制:使用TLA7SA00系列邏輯協(xié)議分析儀概述
|
PCI Express邏輯協(xié)議分析視頻
看看怎樣使用TLA7SA00驗(yàn)證和調(diào)試Gen1、Gen2或Gen3 PCI Express系統(tǒng)。執(zhí)行協(xié)作調(diào)試,迅速找到系統(tǒng)問題的根源。
|
多種解決方案迎接嵌入式系統(tǒng)設(shè)計(jì)挑戰(zhàn)網(wǎng)上研討會(英)
在本教程中,我們考察了改善嵌入式系統(tǒng)驗(yàn)證和調(diào)試效率的多種方式。**部分重點(diǎn)改善早期設(shè)計(jì)周期的工作效率,**部分重點(diǎn)介紹實(shí)驗(yàn)室中可以利用的節(jié)約時(shí)間、改善效率的技巧。
|
簡化Xilinx和Altera FPGA調(diào)試網(wǎng)絡(luò)研討會
在本網(wǎng)絡(luò)研討會,您將學(xué)習(xí)到:
- 選擇適當(dāng)?shù)腇PGA調(diào)試技術(shù)可以怎樣縮短調(diào)試和驗(yàn)證時(shí)間
- 不同測試設(shè)備的優(yōu)勢和劣勢
- 怎樣利用使用更簡便、插入性更少的FPGA調(diào)試方法
|
考慮其他產(chǎn)品